本文共 989 字,大约阅读时间需要 3 分钟。
今天版图课程已更新13讲,并多赠送一讲,14讲,13讲和14讲都是实践课,因此没有课件,13讲内容是反向器电路仿真与版图设计验证,14讲内容是差分输入单端输出运放版图设计与验证,两讲视频内容截图如下所示:
软件启动:
完成原理图:
14讲内容节选如下:
版图绘制:
drc错误修改:
该章节是该套视频的最后一个章节,实践课,没有课件,至此,版图课程全部完结。祝各位学员学习进步,学有所成。后续可以继续关注微信公众号:集成电路设计那些事儿 。
版图课程链接:(已完结)
设计课程链接:(还在连载中)
trace_c_p_k2=57902cab0cbf42ca85dd8b092529ce9d
主讲陈博士实战经验:
陈博士,副教授,在微电子学与固体电子学领域多年理论和实战经验,在高性能模拟/混合信号集成电路设计(可编程增益放大器、自动增益控制环路、高性能模数/数模转换器等,低功耗、高精度、低噪声传感器接口及信号处理电路设计,高可靠加固标准单元库设计)领域有多年深耕经验,具有扎实的理论基础,丰富的实战经验,累计发表论文60余篇,授权发明专利11项,出版论著及译著8部。实战经验方面,陈博士在SMIC 55/90/130/180/350nm、TSMC 180/350nm以及UMC180nm等工艺节点上完成了10/12bit1MHz SAR ADC、12bit 100MHz Pipelined ADC、16/18bit 500kHzSigma-Delta ADC、热电堆模拟前端、生物传感节点、16位MCU、语音信号SoC等十余个IP的流片,具有丰富的设计和测试经验。
未来发展战略:会以微信公众号“集成电路设计那些事儿”(英文名字:“IC_Design_Story”)为主体,依托各类一线工程师,科学家,硕博士,陆续发布集成电路设计类实战视频课程,未来计划开展:模拟ADC实战设计,基于Verilog的FPGA设计,基于Cadence Allegro的PCB设计,通信算法类(软件无线电,数字功放预失真DPD)等,该套视频力图从项目实战出发,解决初学者无人带,入门难,摸不清的难题,相信在课程实战的辅导下,公众号能与大家共同成长、提高,如大家有兴趣,可以长期关注。
转载地址:http://ulis.baihongyu.com/